매칭 진행 중
·
ID
654339
PUF 기반 경량 보안 SoC 및 양자 내성 암호 시스템 개발

기업 용역
정부 지원 과제
기술 이전
을 함께 진행할
기업
을 찾는 공고입니다.
본 연구는 물리적복제불가능회로(PUF) 및 진성난수발생기(TRNG)를 기반으로 한 경량 보안 SoC와 양자 내성 암호(PQC) 시스템 개발을 목표로 합니다. 반도체 하드웨어 차원에서 보안성을 근본적으로 강화하는 기술을 중심으로, 저전력·저면적·고신뢰 특성을 갖는 보안 아키텍처를 구현하고자 합니다. 특히 자율주행 자동차(ADAS), 고성능 컴퓨팅(HPC), HBM4 등 다이 투 다이 환경에 적용 가능한 보안 구조를 설계하여, 향후 대량 양산 및 비즈니스 모델 확장 가능성을 고려한 연구를 수행하고자 합니다.
게시자 유형
연구실
핵심 키워드
물리적복제불가능 (PUF)
TRNG(진성난수발생기)
양자내성암호(PQC)
과제 규모
협의 가능
공고 마감일
미정
연구실 소개
연구실 소개
ICAT Lab(미래기술 집적회로 연구실)은 충북대학교 전기공학부 소속 연구실로, 홍종필 교수를 중심으로 반도체 보안 SoC, 물리적복제불가능회로(PUF) 및 TRNG 기반 보안 시스템, 전기차 및 전력망용 고신뢰 집적회로 설계, 테라헤르츠 통신 칩 설계 등 다양한 첨단 집적회로 기술을 연구하고 있습니다. 삼성전자, 국가보안연구소, 한국전력연구원 등과 다수의 산학협력 과제를 수행하며, 보안 반도체 분야의 원천 특허 포트폴리오와 함께 시제품 및 GUI 기반 검증 환경을 구축하는 등 실증 중심의 연구 역량을 보유하고 있습니다.
대표 연구 분야
1. 반도체 보안 SoC 및 물리적복제불가능회로(PUF) 설계 - 물리적 특성을 기반으로 한 PUF 및 CRP-PUF 회로 설계 기술을 중심으로, 하드웨어 기반 신뢰성 확보 및 보안 인증이 가능한 반도체 보안 SoC 아키텍처를 연구합니다. 경량·저전력·저비용 설계를 통해 다양한 응용 환경에서 활용 가능한 보안 반도체 기술 개발을 목표로 합니다. 2. TRNG 기반 고신뢰 보안 시스템 및 암호 회로 - 진성난수발생기(TRNG)를 활용한 고신뢰 보안 회로 설계 및 시스템 통합 기술을 연구합니다. 난수 품질 향상과 보안성 검증을 통해 암호 키 생성 및 보안 프로토콜의 근간이 되는 하드웨어 보안 기술을 고도화합니다. 3. 양자 내성 암호(PQC) 및 차세대 보안 아키텍처 - 양자 컴퓨팅 환경에서도 안전한 통신을 보장하기 위한 양자 내성 암호 알고리즘 및 이를 적용한 하드웨어 보안 아키텍처를 연구합니다. 자율주행, HPC, HBM4 등 다이 투 다이 환경까지 확장 가능한 보안 시스템 구현을 지향합니다.
정부과제 / 산학협력 경험
- 삼성전자, 국가보안연구소, 한국전력연구원 등과 다수의 산학협력 및 공동 연구 과제 수행 - 반도체 보안 SoC 및 PUF, TRNG 기반 보안 기술 관련 실증 중심 연구 수행 경험 보유 - 보안 회로 및 시스템 관련 원천 특허 포트폴리오 구축 - 시제품 라인업 및 GUI 기반 검증·데모 환경 구축 경험 보유
연구 희망 개요
연구 희망 및 관심 주제
물리적복제불가능 회로를 적용한 제로트러스트 기반 경량 반도체 보안 SoC 및 양자 내성 암호 시스템 개발 - 본 연구는 TRNG 및 CRP-PUF 등 물리적복제불가능 회로 기술을 기반으로, 경량·저가이면서도 높은 보안성을 확보할 수 있는 반도체 보안 SoC 개발을 목표로 합니다. 기존에 특허 및 개발이 완료된 PUF 관련 IP를 활용하여, 양자 내성 암호(PQC) 알고리즘을 적용한 차세대 보안 시스템을 구현하고자 합니다. 특히 자율주행 자동차(ADAS), HPC, HBM4 등 다이 투 다이 환경에 적용 가능한 보안 아키텍처를 설계하여, 향후 BM 수준으로 확장 가능한 기술적 가능성까지 고려한 연구를 지향합니다
협력 가능 분야
- 반도체 보안 SoC 및 하드웨어 보안 아키텍처 공동 개발 - PUF, TRNG 기반 보안 회로 IP 적용 및 시스템 통합 - 양자 내성 암호(PQC) 알고리즘의 하드웨어 구현 및 최적화 - 자율주행, HPC, 메모리 인터페이스 환경을 고려한 보안 솔루션 설계 - 시제품 개발, 검증 및 제품화·양산 연계를 위한 기술 협력
본 연구 관련 연구실 특장점
- TRNG 및 CRP-PUF 등 물리적복제불가능 회로 관련 IP를 특허 및 개발 완료한 원천 기술 보유 - 반도체 보안 SoC부터 시스템 수준까지 아우르는 통합 연구 및 설계 역량 보유 - 삼성전자, 국가보안연구소 등과의 산학협력 기반 실증 연구 경험 풍부 - 시제품 및 데모 환경 구축을 통한 기술 검증 및 이전 가능성 확보
협업 요건
파트너 기대 역할
기업 역할 - 보안 SoC 및 암호 시스템 적용을 위한 실제 제품·시스템 요구사항 정의 - 연구 결과물의 제품 적용, 시제품 제작 및 양산 연계 검토 - 기술이전 및 공동 개발을 위한 사업화 전략 수립 연구실 역할 - PUF, TRNG 기반 반도체 보안 SoC 및 양자 내성 암호 시스템 설계 및 개발 - 보안 아키텍처 설계, 암호 알고리즘 하드웨어 구현 및 성능 검증 - 시제품 개발, 데모 환경 구축 및 기술적 노하우 전수
협업 파트너 희망 요건
- 반도체 설계 및 양산 개발팀을 보유한 기업 - 팹리스 반도체 설계 기업 또는 보안 반도체 기술 내재화를 희망하는 기업 - 기술이전 및 공동 개발, 제품화·상용화에 대한 명확한 의지를 보유한 기업 - 보안 SoC, 암호 시스템, 고신뢰 반도체 분야 협력 경험 또는 관심을 보유한 기관